Národní úložiště šedé literatury Nalezeno 12 záznamů.  1 - 10další  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Systémy realizace protichybového kódování
Křivánek, Vítězslav ; Němec, Karel (vedoucí práce)
Nejen při přenosu dat díky zvyšování přenosové rychlosti se lze stále častěji setkat s chybami, které mají tendenci shlukovat se. Hledání alternativních řešení korekce shlukových chyb k dosud používaným metodám je v oblasti zájmu předkládané práce. Cílem je detailně rozebrat problematiku konvolučních kódů pro opravu shluku chyb, jenž mohou být využitelné v individuálních protichybových systémech a dosáhnout tak lepších výsledků než při hromadné aplikaci stávajících řešení. Nejprve jsou stručně popsány stávající využívané metody k odstranění či potlačení shlukových chyb. Následuje část věnovaná jednotlivým systematickým konvolučním kódům, kde jsou dané kódy podrobně popsány rozsáhlým matematickým aparátem, jenž rozšiřuje soubor možných hodnotících kritérií protichybových systémů, které jdou uplatnit při posuzování návrhu individuálních řešení. Získané vlastnosti kódů jsou konfrontovány jak mezi konvolučními kódy tak i s dalšími variantami návrhů ochrany zprávy před shlukem chyb. Pro prověření správnosti odvozeného matematického aparátu jsou zpracované konvoluční kódy podrobeny kontrole pomocí simulací v Matlabu. Jelikož simulace představuje základní používanou metodu pro ověření i prezentování již navrženého zabezpečovacího procesu a umožňuje lepší pohled na danou problematiku. Realizovatelnost individuálních protichybových systémů je následně ověřována pomocí vytváření popisu chování obvodu jazykem VHDL. Jeho velká přenositelnost, představuje podstatnou výhodu při návrhu individuálních systémů vlastní realizace.
Softwarový přijímač GNSS
Jedlička, Petr ; Bobula, Marek (oponent) ; Záplata, Filip (vedoucí práce)
Diplomová práce se zabývá analýzou a příjmem volně dostupných signálů navigačních družic v pásmech L1 a E1 pro systémy GPS a Galileo. Mezi etapy příjmu signálu, o kterých tato práce pojednává, patří proces nalezení fáze rozprostíracího kódu a přibližného frekvenčního posuvu nosné frekvence, synchronizace a sledování frekvence a fáze nosného kmitočtu, sledování fáze rozprostíracího kódu, demodulace signálu a kanálové dekódování získaných symbolů. Simulace celého přijímače je provedena v programu MATLAB. Největší pozornost je věnována frekvenční a fázové synchronizaci a sledování nosné frekvence, kdy je většinou uvedeno i více způsobů řešení daných problémů a jejich následné porovnání. Část, která se zabývá synchronizací a následným sledováním frekvence a fáze nosné frekvence a sledováním rozprostíracího kódu, je implementovaná i na FPGA.
Úlohy s různým stupněm důležitosti při řízení motorů na platformě Zynq
Pamánek, David ; Veselý, Libor (oponent) ; Blaha, Petr (vedoucí práce)
Tato práce se zabývá problematikou vektorového řízení PMS motorů s využitím vývojové desky ZedBoard od firmy Xilinx, která obsahuje mikročip Zynq-7000. Dále je zde popsána práce s vývojovým prostředím Vivado a jeho součástmi. Ve zbylé části práce je popsána tvorba jednotlivých komponent v prostředí Vivado, které jsou následně spojeny do výsledné aplikace pro demonstraci vektorového řízení malého PMS motoru.
Laboratorní přípravek pro experimentální práci s obvody CoolRunner
Gajdošík, Petr ; Kubíček, Michal (oponent) ; Kolouch, Jaromír (vedoucí práce)
Bakalářská práce je zaměřena na programování obvodu CPLD řady CoolRunner – II společnosti Xilinx pomocí sběrnice USB. V dnešní době je tato sběrnice a její užití nedílnou součástí mnoha zařízení. Tyto programovatelné obvody jsou dosti využívané, hlavně pro jejich rychlost a flexibilitu. Dají se využít v mnoha aplikacích. Úkolem je navrhnout laboratorní přípravek, který se bude skládat ze vstupů realizovaných přepínači, výstupů realizovaných signalizačními diodami LED a 7segmentového displeje. A dále s možností připojit další externí vstupy a výstupy. Práce bude doprovázena i příklady aplikací v jazyce VHDL.
Implementace Bloomových filtrů v FPGA
Matoušek, Denis ; Kaštil, Jan (oponent) ; Žádník, Martin (vedoucí práce)
Práce se zabývá pravděpodobnostní datovou strukturou Bloomův filtr a jeho variantami - počítaným Bloomovým filtrem a multistage filtrem. Je vysvětlen princip těchto datových struktur a jsou uvedeny matematické vztahy popisující jejich vlastnosti včetně vztahu pro minimalizaci falešných pozitivních výsledků. Je proveden výběr vhodné hašovací funkce z hlediska implementace v FPGA čipu. Návrhy architektur hašovací funkce a datových struktur jsou implementovány v jazyce VHDL a je provedena jejich syntéza. Její výsledky jsou zhodnoceny z hlediska zabraných zdrojů na FPGA čipu, kritické cesty a maximální frekvence.
Rozšiřující modul s barevným LCD displejem pro platformu FITkit
Michal, Pavel ; Vašíček, Zdeněk (oponent) ; Šimek, Václav (vedoucí práce)
Cílem práce bylo vytvoření modulu s barevným LCD displejem pro platformu FITkit a jeho řadičem ve VHDL. Modul umožnuje využít všechny obrazové režimy použitého displeje a zobrazování obrazových dat z mikrokontroléru, počítače i FPGA. Práce se také zabývá rezistivním dotykovým ovládáním displeje.
Softwarový přijímač GNSS
Jedlička, Petr ; Bobula, Marek (oponent) ; Záplata, Filip (vedoucí práce)
Diplomová práce se zabývá analýzou a příjmem volně dostupných signálů navigačních družic v pásmech L1 a E1 pro systémy GPS a Galileo. Mezi etapy příjmu signálu, o kterých tato práce pojednává, patří proces nalezení fáze rozprostíracího kódu a přibližného frekvenčního posuvu nosné frekvence, synchronizace a sledování frekvence a fáze nosného kmitočtu, sledování fáze rozprostíracího kódu, demodulace signálu a kanálové dekódování získaných symbolů. Simulace celého přijímače je provedena v programu MATLAB. Největší pozornost je věnována frekvenční a fázové synchronizaci a sledování nosné frekvence, kdy je většinou uvedeno i více způsobů řešení daných problémů a jejich následné porovnání. Část, která se zabývá synchronizací a následným sledováním frekvence a fáze nosné frekvence a sledováním rozprostíracího kódu, je implementovaná i na FPGA.
Úlohy s různým stupněm důležitosti při řízení motorů na platformě Zynq
Pamánek, David ; Veselý, Libor (oponent) ; Blaha, Petr (vedoucí práce)
Tato práce se zabývá problematikou vektorového řízení PMS motorů s využitím vývojové desky ZedBoard od firmy Xilinx, která obsahuje mikročip Zynq-7000. Dále je zde popsána práce s vývojovým prostředím Vivado a jeho součástmi. Ve zbylé části práce je popsána tvorba jednotlivých komponent v prostředí Vivado, které jsou následně spojeny do výsledné aplikace pro demonstraci vektorového řízení malého PMS motoru.
Implementace Bloomových filtrů v FPGA
Matoušek, Denis ; Kaštil, Jan (oponent) ; Žádník, Martin (vedoucí práce)
Práce se zabývá pravděpodobnostní datovou strukturou Bloomův filtr a jeho variantami - počítaným Bloomovým filtrem a multistage filtrem. Je vysvětlen princip těchto datových struktur a jsou uvedeny matematické vztahy popisující jejich vlastnosti včetně vztahu pro minimalizaci falešných pozitivních výsledků. Je proveden výběr vhodné hašovací funkce z hlediska implementace v FPGA čipu. Návrhy architektur hašovací funkce a datových struktur jsou implementovány v jazyce VHDL a je provedena jejich syntéza. Její výsledky jsou zhodnoceny z hlediska zabraných zdrojů na FPGA čipu, kritické cesty a maximální frekvence.
Rozšiřující modul s barevným LCD displejem pro platformu FITkit
Michal, Pavel ; Vašíček, Zdeněk (oponent) ; Šimek, Václav (vedoucí práce)
Cílem práce bylo vytvoření modulu s barevným LCD displejem pro platformu FITkit a jeho řadičem ve VHDL. Modul umožnuje využít všechny obrazové režimy použitého displeje a zobrazování obrazových dat z mikrokontroléru, počítače i FPGA. Práce se také zabývá rezistivním dotykovým ovládáním displeje.

Národní úložiště šedé literatury : Nalezeno 12 záznamů.   1 - 10další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.